# 4.3 Cauces Aritméticos **Tema4. Segmentación Arquitectura de los Computadores**

#### Cauces aritméticos

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

#### 4.3. CAUCES ARITMÉTICOS

- 4.3.1. Sumadores con salvaguarda de acarreo
- 4.3.2. Multiplicación encauzada
- 4.2.4. Ejemplo

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

 Sumador con propagación de acarreo (CPA). Realiza la suma de dos números de N bits propagando los acarreos de un bit al siguiente.





Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

Sumador con salvaguarda de acarreos (CSA). Realiza la suma de tres números de N bits y da como resultado la suma de los bits sin considerar acarreos y un vector de acarreos.





$$S_i = x_i \oplus y_i \oplus z_i$$

$$C_{i+1} = x_i y_i OR y_i z_i OR z_i x_i$$

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- Objetivo: Acelerar la suma cuando se tienen que sumar mas de dos operandos
- Sólo en la última suma habrá que propagar los aacarreos.
- Ej: diseño de un sumador de 4 operandos de 4 bits.



CSA: Carry Save Adder CPA: Carry Propagate Adder

Árboles de Wallace: Es otra forma de organizar los CSA para

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

CSA CSA CSA

Segmentación

tratar de mejorar el rendimiento.

Arbol de Wallace con 6 operandos



Número de niveles en un árbol de Wallace para k operandos

| N° de<br>operandos | N° de<br>niveles |
|--------------------|------------------|
| 3                  | 1                |
| 4                  | 2                |
| 5≤k≤6              | 3                |
| 7≤k≤9              | 4                |
| 10≤k≤13            | 5                |
| 14≤k≤19            | 6                |
| 20≤k≤28            | 7                |
| 29≤k≤42            | 8                |
| 43≤k≤63            | 9                |

#### Diseño de un multiplicador

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

 La operación de multiplicación puede reducirse a la suma de productos parciales convenientemente desplazados.

Por medio de un árbol de Wallace podemos implementar un multiplicador

#### Multiplicador de números de 8 bits

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- El generador de productos genera todos los productos ya desplazados
- Se suman convenientemente a través de etapas CSA
- La última etapa es un CPA o CLA



#### Multiplicación encauzada

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

 Para la segmentación del multiplicador basta definir las etapas e intercalar los registros que guarden los resultados intermedios.



#### Algunos ejemplos: IBM 360/91

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- El IBM sistema 360 modelo 91 de mediados de 1960
- Utiliza dos unidades de ejecución de coma flotante que pueden operar concurrentemente:
  - La unidad de suma de dos etapas segmentadas.
  - La unidad de multiplicación/división con un árbol segmentado de 6 etapas
    - La división se realiza por multiplicaciones repetidas (división por convergencia)

#### Algunos ejemplos: IBM 360/91

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

unidad de ejecución en coma flotante del IBM 360/91

Estructura de la



#### Algunos ejemplos: TI-ASC

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

TI-ASC (Texas Instruments Advanced Scientific Computer):

 primer procesador vectorial instalado con cauces multifunción. La segmentación aritmética del ASC consiste en 8 etapas. Puede realizar funciones aritméticas en coma fija o coma flotante y muchas operaciones de desplazamientos lógicos sobre operandos escalares y vectores de longitud 16, 32 o 64 bits.





Multiplicación en coma flotante



Suma en coma fija

#### Algunos ejemplos: MC68040

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- La unidad de coma flotante del MC68040 consta de un cauce segmentado de tres etapas:
  - La sección de la mantisa y la sección del exponente son esencialmente dos cauces segmentados separados de 3 etapas cada uno.
  - La sección de la mantisa puede realizar operaciones de suma o multiplicación en coma flotante, en simple y doble precisión.
  - La sección de la mantisa, etapa 1 utiliza registros de 64 bits. La etapa 2 contiene un multiplicador de array que puede utilizarse repertidamente para realizar multiplicaciones largas de las mantisas. La etapa 3 contiene registros para almacenar mantener los resultados antes de guardarlos en los registros de la etapa 1 para ser utilizados por otras operaciones.
  - En la sección del exponente, la etapa1 utiliza un sumador para comparar la magnitud relativa de los exponentes. En la etapa 3 se reajusta el exponente utilizando otro sumador. El valor final se lleva de los registros de etapa 3 a los de la etapa 1, preparados para ser utilizados de nuevo.

## 4.4 Optimización de unidades segmentadas

Tema 4. Segmentación

**Arquitectura de los Computadores** 

#### Optimización de unidades segmentadas

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

 4.4. OPTIMIZACIÓN DE UNIDADES SEGMENTADAS

- 4.4.1. Introducción
- 4.4.2. Tablas de reserva
- 4.4.3. Análisis de diagramas de estado

#### Introducción

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

Cauce lineal:

• cada etapa está conectada sólo con una etapa anterior y otra posterior. Las entradas a procesar (instrucciones, operandos,...) se pueden introducir en el cauce al ritmo de una cada ciclo de reloj.

Cauce no lineal:

- Hay etapas que necesitan varios ciclos de reloj.
- Algunas etapas se vuelven a reutilizar por una misma operación.
- Una misma operación (instrucción,...) puede utilizar más de una etapa al mismo tiempo.
- El orden en que se visitan las etapas y las etapas que se visitan puede cambiar de una operación a otra (cauces multifuncionales)
- Pueden existir dependencias entre las operaciones que se introducen en el cauce, de forma que el orden en que una operación visite las etapas cambie dinámicamente (cauces dinámicos multifuncionales)

#### Introducción

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

Consecuencias de la no linealidad:

- No se pueden introducir datos en cada ciclo de reloj; es necesario sincronizar la entrada de datos con el flujo interno para evitar colisiones.
- Tabla de reserva:
  - Describe el uso que una operación, instrucción,...hace de las distintas etapas del cauce en su paso por el mismo.
  - Permite determinar el tiempo de latencia de la operación, instrucción,...

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

 Contiene información sobre la ocupación de cada etapa en cada uno de los ciclos a medida que un elemento progresa por el cauce.



- Las filas se corresponden con las etapas del proceso
- Las columnas indican el número de ciclos necesarios para completar la tarea
- Múltiples marcas en un fila indican una utilización repetida de la misma etapa en diferentes ciclos

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

etapas →



 $Ciclos \rightarrow$ 

 0
 1
 2
 3
 4
 5
 6
 7

 S1
 X
 -

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

etapas →



#### $Ciclos \rightarrow$

|   |   | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 |
|---|---|---|---|---|---|---|---|---|---|
| S | 1 | X | X |   |   |   |   |   |   |
| S | 2 |   |   |   |   |   |   |   |   |
| S | 3 |   |   |   |   |   |   |   |   |

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

etapas →



 $Ciclos \rightarrow$ 

|           | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 |
|-----------|---|---|---|---|---|---|---|---|
| S1        | X | X |   |   |   |   |   |   |
| S2        |   |   | X |   |   |   |   |   |
| <b>S3</b> |   |   |   |   |   |   |   |   |

Máquina X

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

 $Ciclos \rightarrow$ 

etapas →

entrada

|           | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 |
|-----------|---|---|---|---|---|---|---|---|
| S1        | X | X |   |   |   |   |   |   |
| <b>S2</b> |   |   | X |   |   |   |   |   |
| <b>S3</b> |   |   |   | Х |   |   |   |   |

salida

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

etapas →



#### $Ciclos \rightarrow$

1 2 7 3 4 5 6 0 X X S1 X X **S2** X **S3** 

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

etapas →



#### $Ciclos \rightarrow$

|           | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 |
|-----------|---|---|---|---|---|---|---|---|
| S1        | X | X |   |   |   |   |   |   |
| S2        |   |   | X |   | X |   |   |   |
| <b>S3</b> |   |   |   | Х |   | Х |   |   |

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

etapas →



#### $Ciclos \rightarrow$

|           | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 |
|-----------|---|---|---|---|---|---|---|---|
| S1        | X | X |   |   |   |   | X |   |
| <b>S2</b> |   |   | X |   | X |   |   |   |
| <b>S3</b> |   |   |   | X |   | X |   |   |

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

etapas →



#### $Ciclos \rightarrow$

|           | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 |
|-----------|---|---|---|---|---|---|---|---|
| S1        | X | X |   |   |   |   | X | X |
| <b>S2</b> |   |   | X |   | X |   |   |   |
| <b>S3</b> |   |   |   | X |   | X |   |   |

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- Definiciones:
  - Tiempo de computo: Unidades de tiempo para completar una iteración de la tabla de reserva.
  - Latencia: número de ciclos entre dos iniciaciones consecutivas
  - Una latencia  $k \rightarrow dos$  iniciaciones separadas por k ciclos
  - Colisión: conflicto de recursos entre dos iniciaciones
  - Latencias que causan colisión → latencias prohibidas

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

Ejemplo: Colisión con latencias 2 y 5 al iniciar X2

Colisión con latencia 2

| S1 | <b>X1</b> |           | X2        |       |       | <b>X1</b> |       | X2 X1 |
|----|-----------|-----------|-----------|-------|-------|-----------|-------|-------|
| S2 |           | <b>X1</b> |           | X2 X1 |       | <b>X2</b> |       |       |
| S3 |           |           | <b>X1</b> |       | X2 X1 |           | X2 X1 |       |

Colisión con latencia 5

| S1 | <b>X1</b> |           |           |           |           | X2 X1 |           | <b>X1</b> |
|----|-----------|-----------|-----------|-----------|-----------|-------|-----------|-----------|
| S2 |           | <b>X1</b> |           | <b>X1</b> |           |       | <b>X2</b> |           |
| S3 |           |           | <b>X1</b> |           | <b>X1</b> |       | <b>X1</b> | X2        |

Segmentación

Latencias Prohibidas: 2, 5

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- Definiciones:
  - Secuencia de latencia: secuencia de latencias permitidas entre sucesivas iteraciones. Ejemplo: 3,8
  - Ciclo de latencia: Una secuencia de latencia que se repite indefinidamente. Ejemplo: (3,8)→ 3,8,3,8,3,8,....
  - Latencia media (o de hecho productividad): unidades de tiempo promedio entre iniciaciones.
  - Mínima Latencia media (MAL) (=máxima productividad) : latencia media mínima más pequeña obtenida mediante una estrategia de control.

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- Vector binario cuya componente i es 1 si, y sólo si, se produce una colisión cuando se arranca la tarea la segunda vez i ciclos después de haberse iniciado la primera.
- Se utiliza el vector de colisiones para planificar las tareas en el pipeline.

$$C = (C_1, C_2, ..., C_{m-1}, C_m)$$

 $C_i = 1$  si la latencia *i* causa colisión (latencia prohibido)

 $C_i = 0$  si la latencia *i* se permite

 $C_m = 1$  (siempre) latencia máxima prohibida

Latencia máxima prohibida : m <= n-1 n = número de columnas en la tabla de reserva

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

Ejemplo:

Latencia prohibida: 2, 4, 5, 7

Vector de colisiones: 0101101

Latencia prohibida: 2, 4

Vector de colisiones: 0101

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

Segmentación

#### Obtención del vector de colisión al iniciar la segunda tarea 2 de la tabla de reserva de la máquina X

| i = 0 | 0  | 1      | 2         | 3         | 4   | 5   | 6  | 7   |
|-------|----|--------|-----------|-----------|-----|-----|----|-----|
| S1    | 12 | 12     |           |           |     |     | 12 | 12  |
| S2    |    |        | 1 2       |           | 1 2 |     |    |     |
| S3    |    |        |           | 1 2       |     | 1 2 |    |     |
|       |    |        |           |           |     |     |    |     |
| i = 1 | 0  | 1      | 2         | 3         | 4   | 5   | 6  | 7   |
| S1    | 1  | 1 2    | 2         |           |     |     | 1  | 1 2 |
| S2    |    |        | 1         | 2         | 1   | 2   |    |     |
| S3    |    |        |           | 1         | 2   | 1   | 2  |     |
|       |    | Vector | de Colisi | ón = 1xxx | XXX |     |    |     |
| i = 2 | 0  | 1      | 2         | 3         | 4   | 5   | 6  | 7   |
| S1    | 1  | 1      | 2         | 2         |     |     | 1  | 1   |
| S2    |    |        | 1         |           | 1 2 |     | 2  |     |
| S3    |    |        |           | 1         |     | 1 2 |    | 2   |
|       |    | Vector | de Colisi | ón = 11xx | XXX |     |    |     |
| i = 3 | 0  | 1      | 2         | 3         | 4   | 5   | 6  | 7   |
| S1    | 1  | 1      |           | 2         | 2   |     | 1  | 1   |
| S2    |    |        | 1         |           | 1   | 2   |    | 2   |
| S3    |    |        |           | 1         |     | 1   | 2  |     |

Vector de Colisión = 110xxxx

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

Segmentación

#### Obtención del vector de colisión al iniciar la segunda tarea 2 de la tabla de reserva de la máquina X

| i = 4 | 0 | 1      | 2          | 3         | 4   | 5 | 6   | 7   |
|-------|---|--------|------------|-----------|-----|---|-----|-----|
| S1    | 1 | 1      |            |           | 2   | 2 | 1   | 1   |
| S2    |   |        | 1          |           | 1   |   | 2   |     |
| S3    |   |        |            | 1         |     | 1 |     | 2   |
|       |   | Vector | de Colisió | n = 1100  | XXX |   |     |     |
| i = 5 | 0 | 1      | 2          | 3         | 4   | 5 | 6   | 7   |
| S1    | 1 | 1      |            |           |     | 2 | 1 2 | 1   |
| S2    |   |        | 1          |           | 1   |   |     | 2   |
| S3    |   |        |            | 1         |     | 1 |     |     |
|       |   | Vector | de Colisi  | ón = 1100 | 1xx |   |     |     |
| i = 6 | 0 | 1      | 2          | 3         | 4   | 5 | 6   | 7   |
| S1    | 1 | 1      |            |           |     |   | 1 2 | 1 2 |
| S2    |   |        | 1          |           | 1   |   |     |     |
| S3    |   |        |            | 1         |     | 1 |     |     |
|       |   | Vector | de Colisi  | ón = 1100 | 11x |   |     |     |
| i = 7 | 0 | 1      | 2          | 3         | 4   | 5 | 6   | 7   |
| S1    | 1 | 1      |            |           |     |   | 1   | 1 2 |
| S2    |   |        | 1          |           | 1   |   |     |     |
| S3    |   |        |            | 1         |     | 1 |     |     |

Vector de Colisión = 1100111

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

**Ejemplo:** Obtened el vector de colisión para la tabla de reserva de la figura

| *************************************** | 1 | 2 | 3 | 4 | 5 | 6 |
|-----------------------------------------|---|---|---|---|---|---|
| Α                                       | X |   |   |   |   | X |
| В                                       |   | X |   |   |   | X |
| С                                       |   |   | X |   |   |   |
| D                                       |   |   |   | X | X |   |

Vector de Colisión = 10011

#### Planificación de la tarea

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

#### Planificar las tareas de la máquina segmentada:

|    | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 |
|----|---|---|---|---|---|---|---|---|---|---|----|----|----|----|----|----|----|----|----|----|----|----|
| S1 | 1 | 1 |   |   |   |   | 1 | 1 |   |   |    |    |    |    |    |    |    |    |    |    |    |    |
| S2 |   |   | 1 |   | 1 |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |    |    |
| S3 |   |   |   | 1 |   | 1 |   |   |   |   |    |    |    |    |    |    |    |    |    |    |    |    |

- ¿Cuándo iniciar la próxima tarea sin colisiones?
- ¿Cómo conseguir la máxima productividad?

#### Planificación de la tarea

#### Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

**Superescalares** 

#### Planificar las tareas de la máquina segmentada:



Estrategia avara (*Greedy strategy*)
Secuencia de latencias = <3, 8, 3, 8, ....>
Latencia media = (3+8)/2 = 5.5 ciclos



Iniciación óptima

Secuencia de latencias = <4, 4, 4, 4, ....>

Latencia media = 4 ciclos

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- Los diagramas de estado se utilizan para mostrar los diferentes estados de un pipeline en un instante determinado.
- Una vez se tiene el diagrama de estados, es fácil planificar la entrada de los datos al cauce segmentado para que que no tengan colisiones.
- Para crear el diagrama de estados, el estado inicial es siempre el vector de colisión inicial

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

Segmentación

#### 1100111

#### Vector de colisión inicial

- Un 0 en el vector indica una latencia permitida: es decir, se puede iniciar una nueva operación
- esta nueva operación puede hacer no permitidas algunas latencias más: el cauce cambia de estado
- el nuevo vector de colisión se obtiene desplazando el inicial a la izquierda tantas componentes como la latencia que se ha utilizado introduciendo ceros por la derecha, y haciendo la OR del resultado con el vector inicial
- los estados del cauce se representan por los vectores de colisión del cauce cuando se encuentra en ese estado
- los estados están relacionados entre sí por las latencias que llevan de uno a otro

1100111 Vector de colisión inicial Introducción Latencia 3 permitida Segmentación del repertorio V. C. inicial: 1100111 Cauces aritméticos Despl.: 0011100 Or: --Optimización 1111111 Superescalares 1111111 1110111 Segmentación

Latencia 4 permitida V. C. inicial: 1100111 Despl.: 1110000 Or: -----1110111

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares



Secuencia de latencias = <4, 4, 4, 4, 4, ...> Ciclo de latencia = (4) Latencia media = 4 = MAL

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

**Ejemplo:** Obtened el diagrama de estados para el vector de colisión: 10011



Estrategia avara:

Secuencia de latencias = <2, 6, 2, 6, 2, ..>

Latencia media=(4)

Estrategia óptima:

Secuencia de latencias = <3, 3, 3, 3, ..>

Ciclo de latencia = (3)

Latencia media = 3 = MAL

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- A veces se puede modificar la tabla de reserva sin que cambie la estructura del pipeline pero que incremente la productividad (MAL decrece)
- La inserción de un retardo en la tabla refleja la inserción de un registro delante o detrás de la lógica de un estado.
- Consiste en insertar un retardo en ciertas filas de la tabla de reserva.

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

| salida  |      |             |     |  |  |  |  |
|---------|------|-------------|-----|--|--|--|--|
| entrada | → S1 | <b>→ S2</b> | S3  |  |  |  |  |
|         |      | <b>UZ</b>   | 100 |  |  |  |  |
|         |      |             |     |  |  |  |  |
|         |      |             |     |  |  |  |  |

|    | 0 | 1 | 2 | 3 | 4 |
|----|---|---|---|---|---|
| S1 | X |   |   |   | X |
| S2 |   | X |   | X |   |
| S3 |   |   | X | X |   |

Vector de colisión

1101

Segmentación

**Latencia del Pipeline = 5 ciclos** 

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

#### Diagrama de estado



- MAL=3 ¿Se puede mejorar?
- El mayor rendimiento se obtendrá cuando se consiga que la latencia entre dos operaciones consecutivas sea el máximo número de marcas en una fila de la tabla de reserva (en este caso 2).

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

#### Inserción de retardos sin cómputo



|           | 0 | 1 | 2 | 3        | 4        | 5        | 6 |
|-----------|---|---|---|----------|----------|----------|---|
| S1        | X |   |   |          | <u> </u> | <b>1</b> | X |
| <b>S2</b> |   | X |   | X        |          |          |   |
| <b>S3</b> |   |   | X | <u> </u> | X        |          |   |

Vector de Colisión

010001

Segmentación

Latencia del Pipeline = 7 ciclos

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares



Segmentación

Nueva secuencia de latencias =  $\langle 3,1,3,1,3,1,... \rangle$ MAL = (3+1)/2 = 2

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- La tabla de reserva especifica la ocupación del cauce para cada función
- Da lugar a múltiples vectores de colisión. Por ejemplo si el cauce puede ejecutar dos funciones, el número de vectores de colisión es 4: V<sub>11</sub>, V<sub>12</sub>, V<sub>21</sub>, V<sub>22</sub>
- El vector V<sub>ab</sub> indica las latencias prohibidas y permitidas cuando se quiere lanzar la operación a después de la operación b
- Se construyen las matrices de colisiones cuyas filas son los vectores de colisión correspondientes.
  - Ejemplo, M<sub>1</sub> estaría formado por M<sub>11</sub> y M<sub>21</sub>
- El estado del cauce se representa ahora por matrices

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

Ejemplo: Pipeline ejecuta dos funciones

|           | 0 | 1 | 2 | 3 | 4 |
|-----------|---|---|---|---|---|
| S1        | A |   |   | A |   |
| <b>S2</b> |   | A |   |   |   |
| <b>S3</b> |   |   | A |   | A |

|           | 0 | 1 | 2 | 3 | 4 |
|-----------|---|---|---|---|---|
| S1        |   | В |   |   | В |
| <b>S2</b> |   |   |   | В |   |
| <b>S3</b> | В |   | В |   |   |

Vectores de colisión:

$$V_{AA} = (0110) \quad V_{AB} = (1011)$$
 $V_{BA} = (1010) \quad V_{BB} = (0110)$ 

Matrices de colisión:

$$M_A = \begin{pmatrix} V_{AA} \\ V_{BA} \end{pmatrix} = \begin{pmatrix} 0110 \\ 1010 \end{pmatrix} \quad M_B = \begin{pmatrix} V_{AB} \\ V_{BB} \end{pmatrix} = \begin{pmatrix} 1011 \\ 0110 \end{pmatrix}$$

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares





Introducción

Segmentación del repertorio

> Cauces aritméticos

Optimización

Superescalares

- Diferencias del diagrama de estados multifunción:
  - Los nodos en lugar de estar identificados por un vector, están identificados por una matriz.
  - El estado inicial no es único, sino que hay tantos estados iniciales como funciones pueda efectuar el procesador segmentado.
  - En los arcos que conectan los nodos debe indicarse, además de la latencia, la operación que se ejecuta.

#### Tablas de reserva

Introducción

Segmentación del repertorio

> Cauces aritméticos

Optimización

Superescalares

 Contiene información sobre la ocupación de cada etapa en cada uno de los ciclos a medida que un elemento progresa por el cauce.



- Las filas se corresponden con las etapas del proceso
- Las columnas indican el número de ciclos necesarios para completar
   la tarea

# 4.5 Superescalares Tema. Segmentación **Arquitectura de los Computadores**

## Superescalares

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

4.5. SUPERESCALARES

- 4.5.1. Introducción
  - 4.5.2. Procesadores superescalares
  - 4.5.4. Procesadores VLIW

#### Introducción

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- Segmentación: Ejecutar múltiples instrucciones en paralelo.
- ¿Cómo aumentar el incremento de productividad de la segmentación de instrucciones? -> aumentar el paralelismo a nivel de instrucción (ILP).
- Dos aproximaciones:
  - Aumentar la profundidad del pipeline
    - Menos trabajo por etapa -> ciclo de reloj más corto
  - Ejecución múltiple
    - Replicar etapas segmentadas->múltiples pipelines
    - Iniciar varas instrucciones en cada ciclo de reloj
    - CPI<1 -> se utiliza IPC (Instrucciones por ciclo)
    - En la práctica, problemas con las dependencias

## Introducción

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares



#### Introducción

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- Procesadores supersegmentados : aumento del número de etapas
- Procesadores superescalares: Se emite más de una instrucción por ciclo de reloj. Las instrucciones emitidas a la vez deben ser independientes
  - El HW se encarga de la planificación (dinámica) de instrucciones
- Procesadores VLIW (Very Long Instruction Word) Varias operaciones independientes en instrucciones muy largas
  - El compilador se encarga de la planificación (estática) de instrucciones
  - Frecuencias de trabajo bajas para limitar el ancho de banda de memoria

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- Características
  - ejecución de varias instrucciones en paralelo
  - emisión de varias instrucciones por ciclo
  - productividad de mas de 1 instrucción por ciclo
- Requisitos
  - existencia de paralelismo en el código a nivel de instrucciones

ADD R1,R2,R3 SUB R4,R5,R6 AND R7,R8,R9 Paralelismo de grado 3 ADD R1,R2,R3 SUB R4,R5,R1 AND R7,R8,R4 Paralelismo de grado 1

 existencia de paralelismo en el hardware (para poder explotar el anterior)

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- Limitaciones
  - RIESGOS: estructurales / dependencia de datos / control
  - mayor concurrencia ->conflictos ↑ (ganancia real mas lejos de la ideal)
  - mayor influencia de los huecos de retardo (carga / salto)

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- Los procesadores superescalares están diseñados para explotar más el paralelismo a nivel de instrucciones en los programas de usuario
- Solo las instrucciones independientes pueden ejecutarse en paralelo sin que provoquen estados de espera
- La cantidad de paralelismo a nivel de instrucciones varía ampliamente dependiendo del tipo de código que va a ejecutarse
- El procesador ha de ser capaz de identificar el paralelismo en las instrucciones (ILP) y organizar la captación, decodificación y ejecución de las instrucciones en paralelo.

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- El procesador localiza las instrucciones que pueden introducirse en el cauce y ejecutarse.
- 3 ordenaciones importantes:
  - Orden en que se captan las instrucciones
  - Orden en que se ejecutan
  - Orden en que actualizan los registros y memoria
- Cuanto más sofisticado sea el procesador, menos limitación en las ordenaciones anteriores.
- Restricción: El resultado debe ser correcto.

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- Políticas de emisión de instrucciones:
  - Emisión en orden y finalización en orden
  - Emisión en orden y finalización desordenada
    - La emisión para cuando encuentra un conflicto
    - La finalización desordenada requiere una política de emisión más compleja
  - Emisión desordenada y finalización desordenada
    - Para la emisión desordenada se necesita desacoplar etapas de decodificación y ejecución (mediante un buffer llamado ventana de instrucciones)

Método para mejorar conflictos en los almacenamientos fuera de orden: renombramientos de registros.

## Etapas de un cauce superescalar



Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- Etapas del procesamiento escalar:
- Captación de Instrucciones (IF):
  - Capaz de leer varias instrucciones por ciclo desde la caché.
  - Las instrucciones pasan a una cola en el orden que se han captado.
- Decodificación de instrucciones (ID)
  - Se introducen tantas instrucciones como sea capa de decodificar por ciclo
  - Se almacenan a la espera de que estén disponibles los operandos y las unidades funcionales que implementan las operaciones
- Emisión (Issue)
  - Determina que instrucciones pueden pasar a ejecutarse entre la que tienen disponibles tanto sus datos como la unidad funcional requerida

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

Etapas del procesamiento escalar:

- Ejecución (EX)
  - Se implementa a través de distintas unidades que realizan las operaciones codificadas en la instrucción. El número de unidades de procesamiento disponibles determina el número máximo de instrucciones que pueden ejecutarse al mismo tiempo
- Escritura (WB)
  - Almacena los resultados en el banco de registros

## Algunas arquitecturas

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- PowerPC 604
  - Seis unidades independientes de ejecución
    - Unidad de ejecución de salto
    - Unidad de load/store
    - 3 unidades de enteros
    - Unidad de coma flotante
  - Emisión en orden
    - Renombrado de registros
- PowerPC 620
  - Proporciona además emisión fuera de orden
- Pentium
  - Tres unidades independientes de ejecución
    - 2 unidades de enteros
    - Unidad de coma flotante
    - Emisión en orden

# Algunas arquitecturas

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

 La complejidad de la planificación dinámica y la especulación requieren potencia.

Varios núcleos no requieren tanta potencia

|   | Microprocessor | Año  | Frecuencia<br>reloj | Etapas<br>Pipeline | Inst.<br>emitidas | Fuera de<br>orden/<br>especulación | Núcleos | Potencia |
|---|----------------|------|---------------------|--------------------|-------------------|------------------------------------|---------|----------|
|   | i486           | 1989 | 25MHz               | 5                  | 1                 | No                                 | 1       | 5W       |
|   | Pentium        | 1993 | 66MHz               | 5                  | 2                 | No                                 | 1       | 10W      |
|   | Pentium Pro    | 1997 | 200MHz              | 10                 | 3                 | Yes                                | 1       | 29W      |
|   | P4 Willamette  | 2001 | 2000MHz             | 22                 | 3                 | Yes                                | 1       | 75W      |
|   | P4 Prescott    | 2004 | 3600MHz             | 31                 | 3                 | Yes                                | 1       | 103W     |
|   | Core           | 2006 | 2930MHz             | 14                 | 4                 | Yes                                | 2       | 75W      |
| J | UltraSparc III | 2003 | 1950MHz             | 14                 | 4                 | No                                 | 1       | 90W      |
| 1 | UltraSparc T1  | 2005 | 1200MHz             | 6                  | 1                 | No                                 | 8       | 70W      |

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- VLIW = Very Long Instruction Word
- Comparten con los superescalares:
  - Son procesadores segmentados que puede emitir instrucciones en cada ciclo
  - Disponen de varias unidades de ejecución por lo que se pueden ejecutar varias operaciones simultáneamente



Mientras en los superescalares el paralelismo lo planifica el procesador, en los procesadores VLIW el paralelismo se indica explícitamente en cada una de las instrucciones que se captan (cada instrucción incluye las operaciones que se realizan simultáneamente)

#### Procesamiento VLIW

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- Cada palabra de instrucción (entre 112 y 128 bits) está constituida por un conjunto de subpalabras o slots, y cada una de tales palabras puede codificar una operación.
- Las operaciones codificadas en cada subpalabra deben de poder ejecutarse en paralelo (sin dependencias entre ellas).
- El computador dispone de las unidades funcionales requeridas para su ejecución simultánea.
- El compilador es el encargado de ubicar las distintas operaciones que deben realizarse en un programa en las distintas subpalabras de las instrucciones VLIW teniendo en cuenta las dependencias y los recursos del procesador.
- En cada ciclo se emitirá una instrucción VLIW
- Hardware más sencillo que el de un superescalar

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

Esquema de bloques de un procesador sencillo VLIW



Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

- Se trata de una arquitectura segmentada en la que las instrucciones que se captan pasan a una cola desde la que se emitirá una instrucción por ciclo a las unidades de ejecución. Cada instrucción VLIW codifica varias operaciones que se emitirán en el mismo ciclo a las correspondientes unidades funcionales.
- Tras decodificarse la instrucción VLIW, cada una de las operaciones pasa a la ventana de emisión (*issue slot*) correspondiente para empezar a ejecutarse en el ciclo siguiente.
- Las ventajas de la aproximación VLIW crece a medida que se pretende emitir más instrucciones por ciclo (el hardware adicional para un superescalar que emita dos instrucciones por ciclo es relativamente pequeño, pero crece a medida que se pretenden emitir más instrucciones por ciclo)

Introducción

Segmentación del repertorio

> Cauces aritméticos

Optimización

Superescalares

- Desventajas de VLIW
  - Incompatibilidad entre distintas implementaciones o versiones.
     El código VLIW no correrá bien con un número de unidades funcionales distinto o con eventos no planificados con diferentes latencias (ej: fallos en caché)
  - Complejidad del compilador
  - Si el compilador no encuentra instrucciones independientes de cada tipo ha de dejar la correspondiente subpalabra sin contenido pero ocupando espacio en memoria
  - Los programas VLIW ocupan más espacio que los escalares

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

#### El papel del compilador

Planificación estática

Necesita asistencia de compilador, que puede realizar renombrados, reorganizaciones de código, etc, para mejorar el uso de los recursos disponibles, el esquema de predicción de saltos,...

Planificación dinámica

Requiere menos asistencia del compilador pero más coste hardware.

Facilita la portabilidad del código entra la misma familia de procesadores



Segmentación

El compilador construye paquetes de instrucciones (ventanas de emisión) sin dependencias, de forma que el procesador no necesita comprobarlas explícitamente.

## Ejemplo de código VLIW

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

Loop: LD F0, 0(R1)

ADD F4, F0, F2 SD 0(R1),F4 SUBI R1, R1,8

BNEZ R1, Loop

Código normal



#### Código VLIW

|   | Referencia a<br>Memoria 1 | Referencia a<br>Memoria 2 | Operación FP 1 | Operación FP 2 | Inst. op/<br>branch | Cloc<br>k |  |  |
|---|---------------------------|---------------------------|----------------|----------------|---------------------|-----------|--|--|
|   | LD F0, 0(R1)              | LD F6, -8(R1)             | NOP            | NOP            | NOP                 | 1         |  |  |
| ı | LD F10, -16(R1)           | LD F14, -24(R1)           | NOP            | NOP            | NOP                 | 2         |  |  |
| П | LD 18, -32(R1)            | LD F22, -40(R1)           | ADD F4,F0,F2   | ADD F8,F6,F2   | NOP                 | 3         |  |  |
| П | LD F26, -48(R1)           | NOP                       | ADD F12,F10,F2 | ADD F16,F14,F2 | NOP                 | 4         |  |  |
| П | NOP                       | NOP                       | ADD F20,F18,F2 | ADD F24,F22,F2 | NOP                 | 5         |  |  |
|   | SD 0(R1), F0              | SD -8(R1), F4             | ADD F28,F26,F2 | NOP            | NOP                 | 6         |  |  |
| П | SD -16(R1), F12           | SD -24(R1), F16           | NOP            | NOP            | NOP                 | 7         |  |  |
|   | SD -32(R1), F20           | SD -40(R1), F24           | NOP            | NOP            | SUBI R1,R1,#48      | 8         |  |  |
|   | SD -0(R1), F28            | NOP                       | NOP            | NOP            | BNÈZ R1,LOOP        | 9         |  |  |
|   |                           |                           |                | ·              | ·                   |           |  |  |

Segmentación

#### Código instrucción VLIW

Inst memoria 1 Inst memoria 2 Inst coma flot 1 Inst coma flot 2 Inst entera o salto

#### Ejemplo Arquitectura IA-64: ITANIUM-2 (INTEL)

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

Registros

- 128 registros de enteros ó generales, cada uno de 64 bits de longitud.
- 128 registros de punto flotante, cada uno de 80 bits de longitud.
- 64 registros de 1bit (predicado)
- 128 registros de aplicación
- Otros registros
- Instrucciones largas: 128bits
- Bundle (paquete): Conjunto de 3 instrucciones y un template



Segmentación

Indica en que unidad funcional se ejecuta cada operación. Y la dependencia entre este bundle y los siguientes

#### Ejemplo Arquitectura IA-64: ITANIUM-2 (INTEL)

Introducción

Segmentación del repertorio

Cauces aritméticos

Optimización

Superescalares

L1 Instruction Cache and ECC **ECC** ITLB' Fetch/Pre-fetch Engine IA-32 Branch Instruction 8 bundles Decode Prediction Queue and Control 11 Issue Ports B B B M M M I I Quad Port Register Stack Engine / Re-Mapping L3 Cache Branch & Predicate 128 Integer Registers 128 FP Registers L2 Cache -Scoreboard, Predicate Registers NaTs, Exceptions Integer Quad-Port Branch ALAT Units MM Units Floating Data Point Cache Units and DTLB ECC ECC ECC Bus Controller ECC ECC